### Arhitectura Calculatoarelor

# Curs 7: Proiectarea MIPS multi-ciclu 2 - Unitatea de control

E-mail: florin.oniga@cs.utcluj.ro

Web: http://users.utcluj.ro/~onigaf, secţiunea Teaching/AC

### Proiectarea MIPS multi-ciclu

Proiectarea procesorului pas cu pas → MIPS multi-ciclu (Multi cycle), calea de date construită în cursul 6 (pași 1-4):

- ➤ Pas 1: ISA → RTL Abstract
- ➤ Pas 2: Componentele căilor de date
- ➤ Pas 3: RTL + Componente → Căi de date
- ➤ Pas 4: Căi de date + RTL Abstract → RTL Concret
- > Pas 5: RTL Concret → Comandă / Control

# Proiectarea MIPS Multi-ciclu, paşi 1 - 4 – Sumar

- Cinci faze de execuţie, implementate pe un număr variabil de paşi (3-5 tacţi):
  - Obţinerea instrucţiunii (Instruction Fetch)
  - Decodificarea instrucţiunii şi citire din Blocul de Regiştri
  - Execuţie, calculul adresei de memorie, sau terminare instrucţiune de ramificare
  - Acces la memorie sau terminarea instrucțiunii de tip R
  - Scrierea rezultatului în Blocul de Regiştri (Write-back)
- Toate operațiile din fiecare ciclu Ti sunt efectuate în paralel, nu secvențial!
  - De ex. pe T0 → IR ← M[PC] şi PC ← PC+4 se execută simultan!
- ▶ Între ciclurile T1 şi T2 unitatea de control selectează pasul cu care se continuă conform tipului instrucțiunii.

# Proiectarea MIPS Multi-ciclu – Semnale de Control

| Т         | lorD | Mem  | Mem   | IR    | Reg | Mem   | Reg   | Ext | ALU  | ALU  | ALU  | PC  | PC   | PC |        |
|-----------|------|------|-------|-------|-----|-------|-------|-----|------|------|------|-----|------|----|--------|
|           | IorD | Read | Write | Write | Dst | toReg | Write | Ор  | SrcA | SrcB | Op   | Src | WrCd | Wr |        |
| T0        | 0    | 1    | 0     | 1     | X   | Х     | 0     | X   | 0    | 1    | add  | 0   | 0    | 1  | IF     |
| <b>T1</b> | Х    | 0    | 0     | 0     | Х   | Х     | 0     | 1   | 1    | 3    | add  | Х   | 0    | 0  | ID     |
|           |      | _    | _     | _     |     |       | _     |     |      |      |      |     |      |    |        |
| <b>T2</b> | Х    | 0    | 0     | 0     | Х   | Х     | 0     | Х   | 1    | 0    | func | Х   | 0    | 0  | Ex R-T |
| Т3        | Х    | 0    | 0     | 0     | 1   | 0     | 1     | Х   | Х    | X    | Х    | Х   | 0    | 0  | Wb R-T |
| <b>T2</b> | Х    | 0    | 0     | 0     | Х   | Х     | 0     | 0   | 1    | 2    | or   | Х   | 0    | 0  | Ex ORI |
| Т3        | Х    | 0    | 0     | 0     | 0   | 0     | 1     | Х   | Х    | X    | Х    | Х   | 0    | 0  | Wb ORI |
| <b>T2</b> | Х    | 0    | 0     | 0     | Х   | Х     | 0     | 1   | 1    | 2    | add  | Х   | 0    | 0  | Ex LW  |
| <b>T3</b> | 1    | 1    | 0     | 0     | Х   | Х     | 0     | Х   | Х    | Х    | Х    | Х   | 0    | 0  | M LW   |
| T4        | Х    | 0    | 0     | 0     | 0   | 1     | 1     | X   | Х    | X    | X    | Х   | 0    | 0  | Wb LW  |
| <b>T2</b> | Х    | 0    | 0     | 0     | Х   | х     | 0     | 1   | 1    | 2    | add  | Х   | 0    | 0  | Ex SW  |
| Т3        | 1    | 0    | 1     | 0     | Х   | Х     | 0     | Х   | Х    | Х    | Х    | Х   | 0    | 0  | M SW   |
| <b>T2</b> | Х    | 0    | 0     | 0     | Х   | Х     | 0     | Х   | Х    | Х    | sub  | 1   | 1    | 0  | Ex Beq |
| <b>T2</b> | Х    | 0    | 0     | 0     | Х   | Х     | 0     | Х   | Х    | Х    | Х    | 2   | 0    | 1  | Ex J   |

Tabelul 1: Valorile Semnalelor de Control pe fiecare pas / ciclu de ceas

- ➤ Fazele de execuție: IF, ID, Ex Execute, M Memory, Wb Write result
- ➤ Instructiuni: R T tip R, ORI, LW, SW, Beq, J
- ➤ ExtOp: 1/0 → 1 aritmetic, 0 operații logice

### Proiectarea MIPS Multi-ciclu – Pas 5

### Maşină cu un număr finit de stări pentru setul de instrucțiuni de bază: FSM1

- FSM1 se bazează pe tabelul 1, cu semnalele de control definite pe pași



### Proiectarea MIPS Multi-ciclu – Pas 5

### Maşină cu un număr finit de stări pentru setul de instrucțiuni de bază: FSM2

- Optimizare legată de unificare fazei comune de execuție de la LW/SW



### Proiectarea MIPS Multi-ciclu – Pas 5

### Implementarea Unității de Control:

- Cablată (Hardwired)
- Micro-programată

### Cablată vs. Micro-programată

- Unitățile cablate sunt mai rapide
- Proiectarea unităților cablate mari este complexă
- Erorile cablate nu pot fi reparate la utilizator
- Emularea pentru control micro-programat este simplă



Unitate de control cablată

Unitate de control micro-programată

### Implementarea cablată a unității de control pentru MIPS Multi-ciclu



### Unitate de control formată din:

- Logica de control
- -Registrul de Stare pentru memorarea stării

### Ca implementări posibile:

- -pentru logica de control se folosește PLA
- -metoda cu un bistabil D pe stare (one flipflop per state) pentru implementarea FSM
- -numărător de secvențiere / salt + decodificator (nu se va detalia!)

### Implementare bazată pe PLA (Programmable Logic Array) pentru logica de control

- > Se formează o rețea de porți SI ale căror ieșiri sunt conectate la porți SAU
- Fiecare semnal de control este setat în funcție de starea curentă
- Starea curentă + câmpul opcode vor da starea următoare



### **Exemplu:** semnalul PCWrite

- vezi tabelul 1, respectiv FSM1,
  stări pe 4 biţi, numerotate de sus în jos
  / stânga la dreapta
- PCWrite trebuie activat în starea
  Instruction Fetch (codificată 0="0000"),
  respectiv în Jump Execution (codificată cu 12 = "1100")

### Implementare cu un bistabil per stare (One flip-flop per state / One-Hot encoding)

-exemplu cu LW, J si o instrucțiune generica (Ins3, instructiune care necesita etapa repetitiva in functie de un semnal de stare), se extinde similar si pentru restul instructiunilor



- Start: Un semnal sincronizat de durata unei perioade de ceas (1 pentru pornirea executiei)
- X: Flag de condiţie pentru instrucţiuni care necesită repetiţie (ex. deplasare)
- lesirile din fiecare bistabil se leaga la semnalele de control care trebuie sa fie 1 pe faza respectiva
- Mai uşor de extins sau modificat

> Exemplu de extindere cu instrucțiuni care durează un număr variabil de cicluri de ceas

### **Tip R: sll \$rd, \$rs, sa** RTL Abstract: RF[rd] ← RF[rs] << sa

- > Presupunem ca ALU face doar deplasări de 1 bit
- > Trebuie extinsă calea de date încât să permită:
  - Un mecanism de numărare a ciclurilor de ceas: numărător dedicat SCnt cu încărcare (controlat prin SCWrite, se încarcă valoarea sa din instrucțiune), activare a numărării (descrescător, controlat prin SCen), semnal de stare ZeroC pe 1 bit care semnalează când ajunge la 0
  - Legătură de la ALUOut la una dintre intrările ALU, pentru a repeta deplasarea de 1 bit de câte ori este necesar
- Unitatea de control tratează această instrucțiune de tip R tinand cont de ZeroC (nu se va detalia în curs)

Exemplu de extindere cu Tip R: sll \$rd, \$rs, sa



| Pas (tact)       | RTL Concret                                            | Semnale de control (relevante)                     |
|------------------|--------------------------------------------------------|----------------------------------------------------|
| T0 <b>→</b>      | IR ← M[PC], PC ← PC + 4;                               | /lorD, MemRead, IRWrite, ALUSrcA=0, ALUSrcB=1, add |
| T1 →             | A← R[rs], B ← R[rt]; SCnt← sa                          | SCWrite                                            |
| T2 & ZeroC=0 →   | ALUOut ← A << 1; SCnt← SCnt – 1                        | ALUSrcA=1, AluOp=TipR, function=sll, SCEn          |
| T2 & ZeroC=1 →   | ALUOut ← A;                                            | ALUSrcA=1, AluOp=PassA                             |
| T3 & (ZeroC=0) → | ALUOut ← ALUOut << 1; SCnt← SCnt – 1; repeat (load T3) | ALUSrcA=2, AluOp=TipR, function=sll, SCEn          |
| T3 & (ZeroC=1) → | R[rd] ← ALUOut; load T0                                | RegDst, /MemtoReg,RegWrite                         |

### Dezavantajele folosirii unităților de control cablate

- Complexitatea cablării / FSM-ului depinde de complexitatea căilor de date, respectiv a logicii de control
- ➤ Procesoarele reale sunt complexe: sute de instrucțiuni cu 1 20 cicluri de ceas
  - → Se folosește microprogramare...

### Unitatea de control micro-programată

- > Potrivită pentru sute de instrucțiuni (opcode-uri), moduri, cicluri, etc.
- ➤ Semnalele se specifică simbolic prin micro-instrucțiuni
- Moduri de secvenţiere posibile, necesare într-o unitate de control micro-programată:
  - Incrementarea registrului de adresă a micro-instrucțiunii
  - Ramificări condiționate și necondiționate
  - Maparea codului de operație al instrucțiunii la adresa secvenței corespunzătoare de micro-instrucțiuni în memoria unității de control
  - Mijloace pentru apel / revenire subrutină de micro-instrucțiuni

Unitatea de control micro-programată, diagrama bloc



### **Variante de Microprogramare:**

- Microcod "Orizontal" urmează un studiu de caz pe paginile următoare
  - Fiecare semnal de comandă este reprezentat de 1 bit în μ-instrucțiune
  - Operaţii paralele multiple per μ-instrucţiune ⇔ număr de paşi redus per instrucţiune
  - Micro-cod orizontal înseamnă μ-instrucțiuni mai late
  - Codificare simplă → mai mulți biți
- Alte variante : Microcod "Vertical", codificare "Nano"

### Microprogramare - Pro și Contra

- ➤ Ușor de proiectat
- > Flexibilitate
  - Uşor de adaptat la schimbări de organizare, viteză, tehnologie
  - Se pot opera schimbări în fazele de proiectare avansate, sau chiar în exploatare
- > Se pot implementa seturi de instrucțiuni foarte complexe (doar cu memorie de microcod mai mare)
- ➤ Generalitate
  - Se pot implementa seturi de instrucțiuni multiple pe aceeași mașina
  - Se poate adapta setul de instrucțiuni la cerințele aplicației
- ➤ Compatibilitate
  - Mai multe organizări, același set de instrucțiuni
- Mai lent decât implementarea cablată

### Proiectarea unui set de μ-instrucţiuni

- 1. Se pornește de la lista semnalelor de control
- 2. Se grupează semnalele în "câmpuri" cu o anumită semnificație (vs. random)
- 3. Se ordonează câmpurile după o anumită logică (ex, semnale pentru operaţii ALU & operanzi ALU, scriere memorie etc. la început, iar la sfârșit câmpul pentru secvenţierea μ-instrucţiunilor)
- 4. Se creează o descriere simbolică pentru formatul micro-instrucțiunilor, care specifică numele câmpurilor și influenta lor asupra valorilor semnalelor de control
- 5. Pentru minimizarea lățimii, micro-operaţiile care nu vor fi folosite simultan se pot codifica în același câmp (în acest caz se obține microprogram vertical)

### Exemplu: Unitate de control cu micro-program orizontal V1 pentru FSM1



Unitate de control micro-programată, schemă bloc (clasică)

Câmpurile μ-instrucțiunii

| Data-Path Control | μBranch | μBranch |  |  |  |
|-------------------|---------|---------|--|--|--|
| Signals           | Address | Control |  |  |  |

- Semnalele de control sunt cele definite în tabelul 1
- μBranch Address: adresă de micro-ramificare, pe 4 biţi (?!...sunt 13 stări / adrese)
- μBranch Control: semnalul de control, 2 biţi, pentru secvenţiere (selecţia următoarei m-instrucţiuni, prin mux)
  - 00: adresa micro-ramificare
  - 01: adresa de sursa externă (nu se folosește concret în acest exemplu)
  - 10: adresa primei μ-instrucţiuni pentru codul de operaţie din IR
  - 11: adresa de micro-instrucţiune următoare (secvenţial)

| Addr. | lorD | MemRead | Mem<br>Write | IRWrite | RegDst | Mem<br>toReg | Reg<br>Write | ExtOp | ALUSrcA | ALUSrcB | ALUOp | PCSrc | PCWrCd | PCWr | µBranch<br>Address | uBranch<br>Control | Execution<br>Phase |
|-------|------|---------|--------------|---------|--------|--------------|--------------|-------|---------|---------|-------|-------|--------|------|--------------------|--------------------|--------------------|
| No.   | 1b   | 1b      | 1b           | 1b      | 1b     | 1b           | 1b           | 1b    | 1b      | 2b      | 2b    | 2b    | 1b     | 1b   | 4b                 | 2b                 |                    |
| 00    | 0    | 1       | 0            | 1       | Х      | Х            | 0            | Х     | 0       | 1       | add   | 0     | 0      | 1    | Х                  | 3                  | IF                 |
| 01    | Х    | 0       | 0            | 0       | Х      | Х            | 0            | 1     | 1       | 3       | add   | Х     | 0      | 0    | Х                  | 2                  | ID                 |
| 02    | Х    | 0       | 0            | 0       | Х      | X            | 0            | X     | 1       | 0       | func  | X     | 0      | 0    | X                  | 3                  | Ex R-T             |
| 03    | Х    | 0       | 0            | 0       | 1      | 0            | 1            | X     | X       | X       | X     | X     | 0      | 0    | 0000               | 0                  | Wb R-T             |
| 04    | Х    | 0       | 0            | 0       | Х      | X            | 0            | 0     | 1       | 2       | or    | X     | 0      | 0    | X                  | 3                  | Ex ORI             |
| 05    | Х    | 0       | 0            | 0       | 0      | 0            | 1            | X     | X       | X       | X     | X     | 0      | 0    | 0000               | 0                  | Wb ORI             |
| 06    | Х    | 0       | 0            | 0       | Χ      | X            | 0            | 1     | 1       | 2       | add   | Χ     | 0      | 0    | X                  | 3                  | Ex LW              |
| 07    | 1    | 1       | 0            | 0       | Χ      | X            | 0            | Χ     | X       | Χ       | Χ     | Χ     | 0      | 0    | X                  | 3                  | M LW               |
| 80    | Х    | 0       | 0            | 0       | 0      | 1            | 1            | X     | X       | X       | X     | X     | 0      | 0    | 0000               | 0                  | Wb LW              |
| 09    | Х    | 0       | 0            | 0       | Х      | X            | 0            | 1     | 1       | 2       | add   | X     | 0      | 0    | X                  | 3                  | Ex SW              |
| 10    | 1    | 0       | 1            | 0       | Х      | X            | 0            | Х     | Х       | Χ       | Χ     | Χ     | 0      | 0    | 0000               | 0                  | M SW               |
| 11    | X    | 0       | 0            | 0       | Χ      | X            | 0            | X     | X       | X       | sub   | 1     | 1      | 0    | 0000               | 0                  | Ex Br              |
| 12    | Х    | 0       | 0            | 0       | Х      | X            | 0            | X     | X       | X       | X     | 2     | 0      | 1    | 0000               | 0                  | Ex J               |

Conținutul memoriei de  $\mu$ Cod pentru instrucțiunile selectate (FSM1), dimensiune 13x23 biti

- μ-instrucţiuni orizontale, lungime: 23 biţi; adresele corespund cu ordinea din Tabelul 1
- Pentru acest exemplu, câmpul μBranch Address este folosit doar pentru generarea μ-adresei pentru IF (la terminarea instrucţiunii curente)
- Conectând la External Source μ-adresa pentru IF (0), se reduce lungimea μ-instrucţiunii.

### Discutată anterior – versiunea V1



### Intrări în MUX-ul de secvențiere:

- μPC+1,
- Adresa de start pentru execuția instrucțiunii curente,
- External Source,
- μBranch Address.

**Dezavantaj:** logică de selecție necondiționată de semnale de stare pentru MUX-ul de μadresă => nu se pot implementa instrucțiuni mai complexe (ex. SLL)

O variație posibilă: Intrări diferite în MUX-ul de secvențiere și logică de selecţie condiţionată pentru MUX



### Diferențe față de V1:

- intrările μPC şi μPC+1 la MUX
- în formatul μinstrucţiunii câmpurile μBranch Address şi Control sunt înlocuite cu Next address, pe mai puţini biţi
- External valoare absolută indicând adresa IF în memoria de μCod
- secventierea dată de blocul jump logic în funcție de semnalele de stare din căile de date și de Next address

# Exemple de $\mu$ Salturi $\mu$ PC devine next (următor) $\rightarrow$ $\mu$ PC+1 spin (aşteptare) $\rightarrow$ if (busy) then $\mu$ PC else $\mu$ PC+1 fetch (start IF) $\rightarrow$ absolute dispatch (execuție) $\rightarrow$ start addr (PLA)

Unitate de control micro-programată **V2** 

- ➤ **Definiţie**: Excepţiile sunt evenimente care necesită întreruperea execuţiei fluxului curent de instrucţiuni şi transferul controlului spre rutine care să trateze evenimentul
- **≻** Tipuri:
  - Excepţie [depăşire] → generat în procesor
  - Întrerupere [I/O]
    → asociat cu evenimente externe
- > Excepții MIPS: instrucțiuni nedefinite sau depășire aritmetică.
- Detectarea excepţiei Cum se constată o excepţie?
- Tratarea excepţiei Ce trebuie făcut?

### Detectarea Excepţiei la MIPS

- Instrucțiune nedefinită:
  - Adăugam starea IllegalOp la FSM
  - Fiecare instrucțiune necunoscută determină tranziție la starea IllegalOp
- Depășire aritmetică:
  - ALU are logica de detectare a depăşirii → definim starea Overflow pentru tratarea depăşirii

### Tratarea excepţiei

- ➤ Două tehnici: Exception Program Counter (EPC)/Cause și Întreruperi Vectoriale
- Întreruperi vectoriale:
  - Fiecare excepție are asociată o adresă distinctă A<sub>E</sub>
  - Excepție detectată → A<sub>E</sub> corespunzătoare se scrie in PC
- > EPC / Cause: MIPS
  - Registrul EPC (32 biţi): memorează adresa instrucţiunii cauzatoare (în curs de execuţie): EPC ← (PC + 4 4) = PC (se foloseşte ALU pentru scădere cu 4)
  - Registrul Cause (32 biţi) memorează un cod corespunzător cu tipul excepţiei
    - Instrucțiune nedefinită (ilegală): Cause ← 0
    - Depășire aritmetică: Cause ← 1
  - Excepție detectată
    - → Adresa instrucțiunii se salvează în EPC
    - → Codul excepţiei se salvează în Cause
- ➤ Rutina de tratare a excepției acționează conform Cause, apoi încearcă să repornească execuția de la instrucțiunea indicată de EPC

### FSM1 se extinde cu 2 stări pentru tratarea Excepțiilor



### Modificările căilor de date MIPS pentru Excepții

- Regiştri noi EPC si Cause (32 biţi)
- Semnale de control noi pentru validarea scrierii EpcWrite, CauseWrite
- Semnal de control nou / Mux înainte de Cause: IntCause
  - 0 pentru instrucțiuni nedefinite
  - 1 pentru depășire
- ➤ Intrare nouă pentru MUX-ul de la intrarea PC, PCsource = 11₂
  - Intrări PC:
    - PC+4.
    - Branch target address,
    - Jump address
    - Intrarea adiţională: adresa rutinei de tratare A<sub>E</sub> = 8000 0180<sub>16</sub> (pentru MIPS)

Notă: Detecţia de depăşire în ALU se presupune deja implementată



Căi de date / control MIPS Multi-ciclu cu tratarea excepțiilor

## **Probleme**

- 1. Implementarea altor instrucțiuni. Vezi problemele din cursul 4!
- 2. Proiectați (prin evidențierea modificărilor / completărilor la FSM / microcod) unitatea de control (diferitele variante) pentru a suporta noua (noile) instrucțiuni.

# **Bibliografie**

- 1. D. A. Patterson, J. L. Hennessy, "Computer Organization and Design: The Hardware/Software Interface", 5<sup>th</sup> edition, ed. Morgan–Kaufmann, 2013.
- 2. D. A. Patterson and J. L. Hennessy, "Computer Organization and Design: A Quantitative Approach", 5<sup>th</sup> edition, ed. Morgan-Kaufmann, 2011.
- 3. MIPS32™ Architecture for Programmers, Volume I: "Introduction to the MIPS32™ Architecture".
- 4. MIPS32™ Architecture for Programmers Volume II: "The MIPS32™ Instruction Set".